灵活的、可重新配置的公共平台设计支持单、双和四频段
数据路径和DSP块完全可旁路
片上PLL,具有多芯片同步功能外部射频时钟输入选项,用于片外PLL
支持高达12GHz时钟输入频率
ADC交流性能(4GSPS时)差分输入电压:1.4Vp-p
噪声密度:−151.5dBFS/Hz
HD2:−69dBFS(2.7GHz时)(-1dBFS时AIN)
HD3:−67dBFS(2.7GHz时)(-1dBFS时AIN)
其他最差(不包括HD2和HD3):−79dBFS(2.7GHz时)
多种数字特性可选抽取滤波器
可配置DDC八个精细复杂 DDC 和四个粗复杂 DDC
每个DDC48位NCO
可编程192抽头PFIR滤波器,用于接收均衡它支持通过GPIO加载4种不同配置文件设置
每条数据通道的可编程延迟
接收AGC支持具有低延迟的快速检测,可实现快速AGC控制
信号监视器,用于慢速AGC控制
包括专用AGC支持引脚
最大ADC采样率高达4GSPS使用JESD204C时,最大数据速率高达4GSPS
模拟输入带宽 (−3dB):8GHz
辅助特性相位一致性快速跳频
具有可选分频比的ADC时钟驱动器
片上温度监控单元
灵活的GPIOx引脚
SERDES JESD204B/JESD204C接口,八个通道高达24.75Gbps每个ADC八个通道
八个通道JESD204B/JESD204C Tx (JTx)
支持真实或复杂的数字数据(8位、12位、16位或24位)
15mm × 15mm、324焊球BGA,间距为0.8mm